VRC4 の SRAM 制御

OE = L, /WE = R/W, RC851 CS2 = MM1026 CS, RC832 CS2 = CPU A13 (RC832). ここはまでよい。 /CS1 の配線が下記のようになっている。

φ2が入っているので flash write 時に bus が衝突することはないことはわかった。 VRC 4 の 1,2 pin は制御できる出力端子のようだ。ハードウェア、ソフトウェアで直すことはとくにないんだが、 1,2 pin の制御方法が気になる。

φ2の未使用時はいまのとこ H で放置してるけど、 L で放置のがよいかもしれん。bus_access.c を直してみる。